高频电路设计是应注意哪些方面?
知识百科
·
2019-12-12
高频电路设计是应注意哪些方面?
(1)如果同一层内的平行走线几乎无法避免,在相邻两个层,走线的方向务必却为相互垂直;
(2)在布线空间允许的条件下,在串扰较严重的两条线之间插入一条地线或地平面,可以起到隔离的作用而减少串扰;
(3)当信号线周围的空间本身就存在时变的电磁场时,若无法避免平行分布,可在平行信号线的反面布置大面积“地”来大幅减少干扰;
(4)在数字电路中,通常的时钟信号都是边沿变化快的信号,对外串扰大。所以在设计中,时钟线宜用地线包围起来并多打地线孔来减少分布电容,从而减少串扰;
(5)对高频信号时钟尽量使用低电压差分时钟信号并包地方式,需要注意包地打孔的完整性;
(6)在布线空间许可的前提下,加大相邻信号线间的间距,减小信号线的平行长度,时钟线尽量与关键信号线垂直而不要平行;
(7)闲置不用的输入端不要悬空,而是将其接地或接电源(电源在高频信号回路中也是地),因为悬空的线有可能等效于发射天线,接地就能抑制发射。实践证明,用这种办法消除串扰有时能立即见效。
集成电路块的电源引脚增加高频退藕电容每个集成电路块的电源引脚就近增一个高频退藕电容。增加电源引脚的高频退藕电容,可以有效地抑制电源引脚上的高频谐波形成干扰避免走线形成的环路各类高频信号走线尽量不要形成环路,若无法避免则应使环路面积尽量小。
推荐阅读:

相关推荐
